Doprava zadarmo s Packetou nad 59.99 €
Pošta 4.49 SPS 4.99 Kuriér GLS 3.99 Zberné miesto GLS 2.99 Packeta kurýr 4.99 Packeta 2.99 SPS Parcel Shop 2.99

Vážení zákazníci, telefonická zákaznícka podpora je aktuálne k dispozícii v pracovných dňoch od 9:00 do 13:00 hodiny.

Low-Power High-Speed ADCs for Nanometer CMOS Integration

Jazyk AngličtinaAngličtina
Kniha Pevná
Kniha Low-Power High-Speed ADCs for Nanometer CMOS Integration Zhiheng Cao
Libristo kód: 01418379
Nakladateľstvo Springer-Verlag New York Inc., máj 2008
Low-Power High-Speed ADCs for Nanometer CMOS Integration is about the design and implementation... Celý popis
? points 304 b
121.41
Skladom u dodávateľa v malom množstve Odosielame za 10-14 dní

30 dní na vrátenie tovaru


Mohlo by vás tiež zaujímať


Chop-Chop, Mad Cap! Juliette Saumande / Brožovaná
common.buy 6.06
Gefallenengedenken im globalen Vergleich Manfred Hettling / Pevná
common.buy 127.37
Computer-Aided Analysis of Rigid and Flexible Mechanical Systems Manuel F. O. Seabra Pereira / Pevná
common.buy 112.41

Low-Power High-Speed ADCs for Nanometer CMOS Integration is about the design and implementation of ADC in nanometer CMOS processes that achieve lower power consumption for a given speed and resolution than previous designs, through architectural and circuit innovations that take advantage of unique features of nanometer CMOS processes. A phase lock loop (PLL) clock multiplier has also been designed using new circuit techniques and successfully tested. 1) A 1.2V, 52mW, 210MS/s 10-bit two-step ADC in 130nm CMOS occupying 0.38mm2. Using offset canceling comparators and capacitor networks implemented with small value interconnect capacitors to replace resistor ladder/multiplexer in conventional sub-ranging ADCs, it achieves 74dB SFDR for 10MHz and 71dB SFDR for 100MHz input.§2) A 32mW, 1.25GS/s 6-bit ADC with 2.5GHz internal clock in 130nm CMOS. A new type of architecture that combines flash and SAR enables the lowest power consumption, 6-bit 1GS/s ADC reported to date. This design can be a drop-in replacement for existing flash ADCs since it does require any post-processing or calibration step and has the same latency as flash. §3) A 0.4ps-rms-jitter (integrated from 3kHz to 300MHz offset for 2.5GHz) 1-3GHz tunable, phase-noise programmable clock-multiplier PLL for generating sampling clock to the SAR ADC. A new loop filter structure enables phase error preamplification to lower PLL in-band noise without increasing loop filter capacitor size.

Informácie o knihe

Celý názov Low-Power High-Speed ADCs for Nanometer CMOS Integration
Jazyk Angličtina
Väzba Kniha - Pevná
Dátum vydania 2008
Počet strán 95
EAN 9781402084492
ISBN 1402084498
Libristo kód 01418379
Váha 750
Rozmery 155 x 235 x 13
Darujte túto knihu ešte dnes
Je to jednoduché
1 Pridajte knihu do košíka a vyberte možnosť doručiť ako darček 2 Obratom Vám zašleme poukaz 3 Knihu zašleme na adresu obdarovaného

Prihlásenie

Prihláste sa k svojmu účtu. Ešte nemáte Libristo účet? Vytvorte si ho teraz!

 
povinné
povinné

Nemáte účet? Získajte výhody Libristo účtu!

Vďaka Libristo účtu budete mať všetko pod kontrolou.

Vytvoriť Libristo účet