Ingyenes szállítás a Packetával, 59.99 € feletti vásárlás esetén
Szlovák posta 4.49 SPS futárszolgálat 4.99 GLS futár 3.99 GLS pont 2.99 Packeta futárszolgálat 4.99 Packeta pont 2.99

Interaction of Compilation Technology and Computer Architecture

Nyelv AngolAngol
Könyv Puha kötésű
Könyv Interaction of Compilation Technology and Computer Architecture Peter L. Bird
Libristo kód: 06796564
Kiadó Springer-Verlag New York Inc., október 2012
In brief summary, the following results were presented in this work: A linear time approach was deve... Teljes leírás
? points 304 b
121.31
Beszállítói készleten alacsony példányszámban Küldés 13-16 napon belül

30 nap a termék visszaküldésére


Ezt is ajánljuk


Freie Mitarbeit in Den Medien Stefan Bösel / Puha kötésű
common.buy 66.92
Asia-Pacific regional MDG report 2011/12 United Nations: Economic and Social Commission for Asia and the Pacific / Puha kötésű
common.buy 27.19
Building Team Spirit Pb Barry Heermann / Puha kötésű
common.buy 42.86
Reclaiming Prosperity Todd Schafer / Puha kötésű
common.buy 44.78
Gypsies of Yetholm William Brockie / Puha kötésű
common.buy 30.36
Alan Menken Songbook Menken Alan / Puha kötésű
common.buy 29.71
Korrespondenzbausteine Spanisch Ulrich Schoenwald / Puha kötésű
common.buy 66.92
Moslem Doctrine of God and The Moslem Christ Samuel Marinus Zwemer / Puha kötésű
common.buy 17.28
Living as Equals Phyllis Palmer / Puha kötésű
common.buy 49.93

In brief summary, the following results were presented in this work: A linear time approach was developed to find register requirements for any specified CS schedule or filled MRT. An algorithm was developed for finding register requirements for any kernel that has a dependence graph that is acyclic and has no data reuse on machines with depth independent instruction templates. We presented an efficient method of estimating register requirements as a function of pipeline depth. We developed a technique for efficiently finding bounds on register require ments as a function of pipeline depth. Presented experimental data to verify these new techniques. discussed some interesting design points for register file size on a number of different architectures. REFERENCES [1] Robert P. Colwell, Robert P. Nix, John J O'Donnell, David B Papworth, and Paul K. Rodman. A VLIW Architecture for a Trace Scheduling Com piler. In Architectural Support for Programming Languages and Operating Systems, pages 180-192, 1982. [2] C. Eisenbeis, W. Jalby, and A. Lichnewsky. Compile-Time Optimization of Memory and Register Usage on the Cray-2. In Proceedings of the Second Workshop on Languages and Compilers, Urbana l/inois, August 1989. [3] C. Eisenbeis, William Jalby, and Alain Lichnewsky. Squeezing More CPU Performance Out of a Cray-2 by Vector Block Scheduling. In Proceedings of Supercomputing '88, pages 237-246, 1988. [4] Michael J. Flynn. Very High-Speed Computing Systems. Proceedings of the IEEE, 54:1901-1909, December 1966.

Ajándékozza oda ezt a könyvet még ma
Nagyon egyszerű
1 Tegye a kosárba könyvet, és válassza ki a kiszállítás ajándékként opciót 2 Rögtön küldjük Önnek az utalványt 3 A könyv megérkezik a megajándékozott címére

Belépés

Bejelentkezés a saját fiókba. Még nincs Libristo fiókja? Hozza létre most!

 
kötelező
kötelező

Nincs fiókja? Szerezze meg a Libristo fiók kedvezményeit!

A Libristo fióknak köszönhetően mindent a felügyelete alatt tarthat.

Libristo fiók létrehozása